与门

执行与运算的基本门电路
与门(英语:AND gate)又称“与电路”、逻辑“积”、逻辑“与”电路。是执行“与”运算的基本逻辑门电路。逻辑门是描述事件之间因果逻辑关系的枢纽,基本门包括与门、或门和非门。[1]当且仅当组成顶事件的全部输入事件皆发生时,输出的顶事件才会发生,这种逻辑门便被称为与门。[1]与门逻辑可以看作是一个在满足所有输入条件时输出信号的电路,它有多个输入端,一个输出端。当所有的输入同时为高电平(逻辑1)时,输出才为高电平,否则输出为低电平(逻辑0)。[2]
与门有3种逻辑符号,包括:形状特征型符号(ANSI/IEEEStd 91-1984)、IEC矩形国标符号(IEC 60617-12)、DIN符号(DIN 40700)。[3]
与门的实现方法包括使用CMOS逻辑、NMOS逻辑、PMOS逻辑以及二极管实现等。[3]

定义

与门(AND Gate)又称“与电路”在我国台湾地区也被称为“及闸”。执行“与”运算的基本门电路。是故障树中运用最多的两个门之一。有几个输入端,只有一个输出端。当所有的输入同时为“1”电平时,输出才为“1”电高,否则输出为“0”电平。