锁存器

对脉冲电平敏感的存储单元电路
锁存器(Latch),是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值。仅当锁存器处于使能状态时,输出才会随着数据输入发生变化。[1]
锁存器的工作原理是基于触发器的状态转换。当时钟脉冲到来时,锁存器的输入信号会被锁存器的触发器更新,并保持在输出端。不同类型的锁存器有不同的触发器状态转换规则,如SR触发器的输入S和R分别用于设置和复位触发器的状态,而D触发器的输入D用于直接设置触发器的状态。[2]
作为存储单元,锁存器设计通常用于时序逻辑电路的SEU容忍,通过修改锁存器的电路结构,使其在保持正确功能的同时免疫或容忍高能粒子撞击。[3]

描述

锁存器,Latch,是数字电路中的一产品种具有记忆功能的逻辑元件。锁存,就是把信号暂存以维持某种电平状态,在数字电路中则可以记录二进制数字信号“0”和“1”。